Stromaufnahme von CMOS-ICs
Berechnungsformel
Es soll die Berechnung anhand des Bauteils DS74LVC573 erläutert werden. Die Haupt-Formel aus dem Datenblatt des DS74LVC573 lautet:
Zeichenerklärung:
- power dissipation (Verlustleistung)
- power dissipation capacitance per Latch (Verlustleistungskapazität pro Latch) Is used to determine the dynamic power dissipation
- supply voltage [V] (Versorgungsspannung)
- input frequency [Hz] (Eingangsfrequenz)
- sum of Outputs (angeschlossene Lasten)
- output load capacity [F] (Ausgangskapazität)
- output frequency [Hz] (Ausgangsfrequenz)
Mit erhält man:
setzt sich zusammen aus der Leiterbahnkapazität und der Kapazität der folgenden Bauteile, welche z.B. die Eingangskapazität von einem RAM sein kann.
Somit gilt: = +
ist die Kapazität die fast die gleichen Eigenschaften hat, wie die halbleitertechnisch verursachte Verlustleistung (Power Dissipation). Daraus folgt, dass diese - wie auch - bei einem 8-bit Latch achtmal vorkommen kann. Nimmt man an, dass = ist, folgt daraus für jedes Latch:
Diese Formel gilt für jedes einzelne der insgesamt acht Latche. Somit ergibt sich ein Gesamtstrom:
= 8 * Id
= 8 * * * ( + + )